비교기 기반 입력 전압범위 감지 회로를 이용한 6비트 500MS/s CMOS A/D 변환기 설계

Title
비교기 기반 입력 전압범위 감지 회로를 이용한 6비트 500MS/s CMOS A/D 변환기 설계
Other Titles
Design of a 6-bit 500MS/s CMOS A/D Converter with Comparator-Based Input Voltage Range Detection Circuit
Authors
윤광섭, 이상민
Keywords
Analog-to-Digital Converter, flash, range detection circuits
Issue Date
2013
Publisher
한국통신학회논문지
Series/Report no.
한국통신학회논문지; 제38권 제4호 pp 303~309
Abstract
입력 전압 범위 감지 회로를 이용해서 저전력 6비트 플래시 500Ms/s ADC를 설계하였다. 입력 전압 범위 감지 회로는 변환기내 모든 비교기들 중에서 25%만 동작시키고, 나머지 75%는 동작시키지 않는 방법을 채택하므로 저 전력 동작을 가능하게 설계 및 제작하였다. 설계된 회로는 0.13um CMOS 공정기술을 이용해서 제작하였고, 1.2V 전원전압에서 68.8mW 전력소모, 4.9 유효 비트수, 4.75pJ/step의 평가지수가 측정되었다.
URI
http://dx.doi.org/10.7840/kics.2013.38A.4.303
http://dspace.inha.ac.kr/handle/10505/34292
ISSN
1226-4717
Appears in Collections:
College of Engineering(공과대학) > Electronic Engineering (전자공학) > Local Access Journals, Paper, Reports (전자공학 논문, 보고서)

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

Browse