단순화된 S-R래치를 사용한 6비트 1GS/s CMOS A/D 변환기 설계/

Title
단순화된 S-R래치를 사용한 6비트 1GS/s CMOS A/D 변환기 설계/
Authors
손영준
Issue Date
2008
Publisher
인하대학교
Abstract
본 논문에서는 UWB MB-OFDM 방식 무선트랜시버의 수신단에 적용될 수 있는 A/D 변환기를 설계하였다. 초광대역 통신 시스템에서의 수신단은 안테나 중역 통과필터(Band-pass Filter), 저잡음 증폭기(Low noise amplifier), I-Q채널 믹서, ADC, 디지털 신호처리부(Digital signal processor / Modem)로 구성된다. A/D 변환기는 UWB 시스템의 BER(Bit Error Rate)와 전력소모 및 전
Description
제1장 서론 = 1 제2장 A/D 변환기의 종류 = 6 2.1나이퀴스트 A/D 변환기 = 6 2.1.1 풀 플래쉬 A/D 변환기 = 6 2.1.2 2단 A/D 변환기 = 7 2.1.3 파이프라인 A/D 변환기 = 8 2.1.4 폴딩 A/D 변환기 = 9 2.1.5 측차비교형(SAR)A/D 변환기 = 10 2.1.6 타임-인터리브드 A/D 변환기 = 10 2.2 오버 샘플링 A/D 변환기 = 12 2.2.1 델타-시그마 A/D
URI
http://dspace.inha.ac.kr/handle/10505/18184
Appears in Collections:
College of Engineering(공과대학) > Electronic Engineering (전자공학) > Theses(전자공학 석박사 학위논문)
Files in This Item:
18472.pdfDownload

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

Browse