LC 탱크 오실레이터의 개선으로 지터 성분이 적은 10GHz LC 탱크 구조의 다중 위상 고정 루프 회로 설계/

Title
LC 탱크 오실레이터의 개선으로 지터 성분이 적은 10GHz LC 탱크 구조의 다중 위상 고정 루프 회로 설계/
Authors
이정용
Keywords
PLL
Issue Date
2007
Publisher
인하대학교
Abstract
데이터의 속도가 빨라지며 그 데이터의 처리를 위해서는 빠른 클록이 필요로 한다. 하지만, 그것의 구현을 위해서는 지터 특성이 작아야지 빠른 데이터를 에러 없이 처리를 할 수 있다. 현재까지 논문들이 10GHz의 클록을 만들기 위해 고가의 공정으로서 gate 사이즈를 줄이거나 공정을 cmos_bipolar 공정을 이용하여 설계가 이루어 졌다. 본 논문에서는 CMOS 018um를 이용하여 지터 특성의 보상을 위해 정궤환 회로를 추가시킨 VCO로 phase
Description
제 1 장 서론 = 1 제 2 장 배경 이론 = 3 2.1 개요 = 3 2.1.1 PLL의 기본 동작원리 = 3 2.1.2 PLL의 위상 noise와 지터 특성 = 6 2.2 PLL의 종류 = 8 2.3 PLL의 구성 요소 및 세부 블록 동작원리 = 12 2.3.1 위상 주파수 검출기 회로 = 13 2.3.2 전하 펌프와 루프 필터의 동작원리 = 14 2.3.3 주파수 분주기 회로 동작원리 = 17 2.3.4 전압 제어 발진기
URI
http://dspace.inha.ac.kr/handle/10505/18151
Appears in Collections:
College of Engineering(공과대학) > Electronic Engineering (전자공학) > Theses(전자공학 석박사 학위논문)
Files in This Item:
18439.pdfDownload

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

Browse